Análisis y Simulación en Matlab del Método de Detección y Corrección de Errores Reed-Solomon (204,188) Utilizado en la Norma ISDB-TB e Implementación en un FPGA

Contenido principal del artículo

L. Aguirre
E. Gordón

Resumen

El presente artículo busca entender el funcionamiento del método de detección y corrección de errores que se maneja dentro de la norma ISDB-TB. Se elabora un algoritmo para el codificador y decodificador utilizando Matlab y posterior implementación en la tarjeta FPGA Spartan 3E en lenguaje VHDL. Con el fin de facilitar la comprensión y el uso de los algoritmos se parte de un Reed-Solomon (15,9), el cual ayudará a facilitar los procesos matemáticos que posteriormente serán ejecutados en Matlab y con los cuales se desarrolla una interfaz gráfica amigable en donde se puede interactuar con la tarjeta FPGA desplegando la simulación y así verificar el análisis a continuación descrito.

Descargas

Los datos de descargas todavía no están disponibles.

Detalles del artículo

Cómo citar
Aguirre, L. ., & Gordón, E. (2017). Análisis y Simulación en Matlab del Método de Detección y Corrección de Errores Reed-Solomon (204,188) Utilizado en la Norma ISDB-TB e Implementación en un FPGA. Revista Técnica "energía", 13(1), PP. 117–126. https://doi.org/10.37116/revistaenergia.v13.n1.2017.14
Sección
TECNOLÓGICOS E INNOVACIÓN

Artículos similares

1 2 > >> 

También puede {advancedSearchLink} para este artículo.